九九色综合,91sss,亚洲国产综合在线,伊人婷婷色,国产香蕉精品,国产第四页

基于PCI Express的高速采集測試系統

  采集系統規格:

  系統基于PCIExpress總線結構,包括如下幾個部分:
  1.4通道8bit500Msps同步采集,標準PCIe全長卡尺寸;
  2.4個高速IO,產生激勵脈沖輸出。
  3.外置脈沖放大器,輸出100Vpp的激勵短脈沖。
  4.基于PCIExpressx8總線的工控機。

  系統實現框圖如下:

系統實現框圖



  采集系統如下所示:

 

采集系統圖



  采集卡包括如下特性:

  1.4通道8bit500MSPS同步采集。
  2.4通道程控增益放大器,增益倍數0-100倍調整,滿幅度輸出1Vpp。
  3.輸入通道DC耦合,50歐姆輸入阻抗。
  4.模擬輸入帶寬DC-120MHz/-3dB。
  5.輸入端口過壓保護,允許200W/20us浪涌功率輸入。
  6.2GB本地緩存,保證每次觸發,每通道有0.5S的采集時間。
  7.支持PCIEx8接口,連續數據傳輸率1000MB/s。
  8.低抖動、低相噪時鐘發生器。
  9.可以多塊卡組成多通道同步工做模式。

  系統工作模式如下:

 

系統工作模式圖



  1.觸發設置:可以根據輸入脈沖的幅度和寬度設置觸發判決條件。
  2.輸入放大倍數可以通過軟件設置。
  3.輸出脈沖相對于觸發事件時間可以設置,小單位為2ns。
  4.出脈沖和觸發事件條件隨機延遲不超過4個采樣點,及8ns。
  5.觸發后,采集長度可以設置,大每通道可以采集500M個點。
  6.可以回傳長度為500M個點的原始波形供計算機軟件分析。

  系統配套軟件:

  系統軟件包括應用軟件,二次開發API函數,以及FPGA開發環境三部分。

  1.應用軟件,具有虛擬示波器功能,方便設置硬件,讀取/保存數據以及波形顯示/頻譜分析功能。

  其功能和界面如下所示:
 

功能和界面圖



  2.二次開發API函數:

  我們提供豐富的接口函數和系統主要功能的例程,支持C/C++,labview以及Matlab環境下的二次程序開發。

 



  3.FPGA開發環境:

  我們提供采集模塊的全套FPGA開發工程,全部基于VerilogHDL或VHDL開發環境。用戶邏輯只需要在目前已經建立好的工程中加入自己的RTL代碼即可。

  同時提供Xilinx的systemgenerator同matlab/simulink接口工程和實例。